這也引起行業(yè)對(duì)于AMD第二代EYPC處理器的極大關(guān)注。自去年11月AMD首次公布代號(hào)為“Rome”的第二代EYPC處理器的一些特性,包括采用7nm制程工藝,最高64個(gè)Zen2核心、支持PCIe4.0等之后,在今年的臺(tái)北電腦展上,AMD首席執(zhí)行官Dr.LisaSu終于明確表示第二代EPYC服務(wù)器處理器會(huì)于第三季度推出。

通道帶寬翻倍PCIe4.0為數(shù)據(jù)中心賦能
除了制程工藝上的領(lǐng)先,AMD第二代EPYC的一大亮點(diǎn)是行業(yè)首款支持PCIe4.0規(guī)范的x86服務(wù)器處理器。目前業(yè)界使用的普遍是PCIe3.0標(biāo)準(zhǔn),雖然帶寬達(dá)到了8GT/s,但其實(shí)這已經(jīng)是9年前制定的標(biāo)準(zhǔn)。2017年發(fā)布的PCIe4.0標(biāo)準(zhǔn)進(jìn)一步提升了帶寬,達(dá)到16GT/s,然而在今年6月之前的近兩年間市面上并沒有支持的產(chǎn)品上市。AMD的第三代銳龍?zhí)幚砥髋cX570主板成為首款,而同樣采用Zen2核心的第二代EYPC處理器也支持這一先進(jìn)特性。
相比PCIe3.0,PCIe4.0讓每通道帶寬實(shí)現(xiàn)翻倍,尤其是對(duì)AMDInifityFabric互連總線來說可以徹底消除瓶頸,無論是雙路霄龍之間互連,還是對(duì)外連接擴(kuò)展卡都更加游刃有余。再加上多達(dá)128條Lanes的支持,可大幅度提升新一代高性能顯卡、聯(lián)網(wǎng)設(shè)備、NVMe存儲(chǔ)、局域網(wǎng)卡等設(shè)備的性能帶寬,尤其是對(duì)存儲(chǔ)設(shè)備帶來的性能提升,將會(huì)是質(zhì)的飛躍。
對(duì)于有高速數(shù)據(jù)處理需求的數(shù)據(jù)中心、高性能計(jì)算、云計(jì)算等領(lǐng)域來說,超高帶寬的PCIe4.0通道帶來的性能提升是非常可觀的,可以進(jìn)一步為數(shù)據(jù)中心加速。

神秘面紗即將揭開AMDYes唱響全場(chǎng)
到今天為止,Rome的面容仍然隱藏在幕后,但僅僅從目前透露的信息來看,已經(jīng)讓很多從業(yè)者興奮不已:8個(gè)CPU核心單元每個(gè)有8個(gè)CPU內(nèi)核總計(jì)8×8=64個(gè)核心128線程;I/O單元與核心分離,整合了DDR控制器、PCIe4.0/3.0總線和InfinityFabric等I/O等功能;將這種全新的設(shè)計(jì)方法與7nm制程技術(shù)結(jié)合,通過重新優(yōu)化的指令緩存和更大的運(yùn)行緩存,更強(qiáng)的浮點(diǎn)性能,將真正實(shí)現(xiàn)性能、功耗和良品率的出色平衡。
隨著第三季度的臨近,AMD第二代EYPC處理器也將呼之欲出。攜先進(jìn)的7nm制程工藝、64核心、PCIe4.0等一系列創(chuàng)新領(lǐng)先特性,Rome將真正為數(shù)據(jù)中心提升性能、減少能耗,并帶來顯著的TCO降低。“AMDYes”的呼聲也將在服務(wù)器市場(chǎng)唱響!